001467852 000__ 04034nam\\22006017i\4500 001467852 001__ 1467852 001467852 003__ OCoLC 001467852 005__ 20230707003342.0 001467852 006__ m\\\\\o\\d\\\\\\\\ 001467852 007__ cr\un\nnnunnun 001467852 008__ 230511s2023\\\\it\a\\\\o\\\\\000\0\ita\d 001467852 020__ $$a9788847040267$$q(electronic bk.) 001467852 020__ $$a8847040264$$q(electronic bk.) 001467852 020__ $$z9788847040250 001467852 0247_ $$a10.1007/978-88-470-4026-7$$2doi 001467852 035__ $$aSP(OCoLC)1378793970 001467852 040__ $$aGW5XE$$beng$$erda$$epn$$cGW5XE 001467852 049__ $$aISEA 001467852 050_4 $$aTK7885.7 001467852 08204 $$a621.39/2$$223/eng/20230511 001467852 1001_ $$aDonzellini, Giuliano,$$eauthor. 001467852 24510 $$aIntroduzione al Progetto di Sistemi Digitali /$$cGiuliano Donzellini, Luca Oneto, Domenico Ponta, Davide Anguita. 001467852 250__ $$aSeconda Edizione. 001467852 264_1 $$aMilano :$$bSpringer,$$c2023. 001467852 300__ $$a1 online resource (xx, 592 pages) :$$billustrations (some color) 001467852 336__ $$atext$$btxt$$2rdacontent 001467852 337__ $$acomputer$$bc$$2rdamedia 001467852 338__ $$aonline resource$$bcr$$2rdacarrier 001467852 5050_ $$aAlgebra booleana e reti combinatorie -- Progetto di reti combinatorie -- Aritmetica binaria -- Complementi sul progetto di reti combinatorie -- Introduzione alle reti sequenziali -- Reti sincrone di flip-flop -- Reti sequenziali come Macchine a Stati Finiti -- La Macchina a Stati Finiti come controllore di sistema. 001467852 506__ $$aAccess limited to authorized users. 001467852 520__ $$aIl testo, giunto alla sua seconda edizione, è concepito per studenti di un primo corso di reti logiche nelle Facoltà di Ingegneria e di Scienze. Il testo fornisce una solida conoscenza delle basi teoriche delle reti logiche. Parte dall'algebra booleana e dell'aritmetica binaria e, passando per le reti sequenziali e le macchine a stati finiti, accompagna i lettori nella progettazione e simulazione di sistemi formati da controllore e datapath. Questa nuova versione è arricchita da un capitolo che introduce ai componenti FPGA, ai linguaggi HDL e alla realizzazione di prototipi su scheda FPGA. L'apprendimento delle parti teoriche è facilitato dalla presentazione di numerosi esempi ed esercizi, tutti risolti per esteso. Un sito web ospita il software Deeds (Digital Electronics Education and Design Suite), creato e mantenuto dagli autori, e contenente tutto il materiale necessario per la simulazione con Deeds dei numerosi esempi ed esercizi affrontati nel testo. Strutturato in modo da adattarsi a diverse esigenze didattiche, questo testo non richiede conoscenze preliminari in campo elettronico o informatico. Inoltre, grazie al supporto fornito da Deeds, rappresenta un libro ideale per l'auto-apprendimento. Sebbene il suo impiego ottimale sia in simbiosi con Deeds, esso può essere usato con profitto anche indipendentemente dal simulatore. Il libro racchiude la pluri-decennale esperienza degli autori nell'insegnamento e nello sviluppo di materiale didattico. 001467852 588__ $$aOnline resource; title from PDF title page (SpringerLink, viewed May 11, 2023). 001467852 650_0 $$aComputer hardware description languages. 001467852 650_0 $$aLogic circuits. 001467852 650_0 $$aSystem design. 001467852 655_0 $$aElectronic books. 001467852 7001_ $$aOneto, Luca,$$eauthor. 001467852 7001_ $$aPonta, Domenico,$$eauthor. 001467852 7001_ $$aAnguita, Davide,$$eauthor. 001467852 852__ $$bebk 001467852 85640 $$3Springer Nature$$uhttps://univsouthin.idm.oclc.org/login?url=https://link.springer.com/10.1007/978-88-470-4026-7$$zOnline Access$$91397441.1 001467852 909CO $$ooai:library.usi.edu:1467852$$pGLOBAL_SET 001467852 980__ $$aBIB 001467852 980__ $$aEBOOK 001467852 982__ $$aEbook 001467852 983__ $$aOnline 001467852 994__ $$a92$$bISE